出售Agilent 81130A脈沖信號(hào)發(fā)生器
主要技術(shù)指標(biāo)400/660 MHz single- or dual-channel pulse data generator400 MHz, 3.8 V, 50 Ω into 50 Ω (81131A) OR660 MHz, 2.5 V, 50 Ω into 50 Ω (81132A)Pulse, burst, pattern modes selectablePrecision timing model and sequenced PRBS capabilityEXOR channel additionSMA(f) 3.5 mm : Differential
描述帶有1或2個(gè)Agilent 81131A輸出模塊的Agilent 81130A是具有400 MHz精度的單通道或雙通道脈沖數(shù)據(jù)發(fā)
生器。
憑借1或2個(gè)Agilent 81132A輸出模塊,Agilent 81130A甚至可成為精度達(dá)600 MHz/1.32 Gbps的單通道或
雙通道脈沖數(shù)據(jù)發(fā)生器。
81130A可提供先進(jìn)的延遲,并且由于具有PLL振蕩器,其脈沖寬度精度超過了81110A的水平。但是請(qǐng)注意
,這種高精度的振蕩器是不可觸發(fā)的。相對(duì)于81110A,81130A可提供較大的、可分段的內(nèi)存(64 kbit)
。其可計(jì)數(shù)的循環(huán)和序列PRBS特性可為串行數(shù)據(jù)請(qǐng)求(例如,數(shù)據(jù)通信信息和初始化例程)提供全面的
靈活性。雙通道可以是EXORed(即內(nèi)部添加)。4個(gè)獨(dú)立的定時(shí)邊沿組合到一起,允許在單一信號(hào)中支持
任意波形的脈沖。
視輸出模塊的類型,脈沖的跳變沿可以是可選則的(對(duì)于81131A 為800 ps或1.6 ns)或500 ps的固定模
式(81132A)。源阻抗為50歐姆,阻抗中的輸出電壓分別為3.8 Vpp(81131A)和2.5 Vpp(81132A)。
注:
81131A和81132A輸出模塊可與單臺(tái)81130A或每個(gè)81130A 400/660 MHz / 1.32Gbit/s單通道或雙通道脈沖
數(shù)據(jù)發(fā)生器結(jié)合使用。
通道脈沖數(shù)據(jù)發(fā)生器要求具備下列1-2條輸出通道:- Agilent 81131A 400 MHz,3.8 V,50 Ohm至50 Ohm- Agilent 81132A 660 MHz,2.5 V,50 Ohm至50 Ohm
注:只能添加具有相同模塊號(hào)的輸出模塊。不能將Agilent 81131A和Agilent 81132A結(jié)合在同一臺(tái)
81130A上使用。
400/660 MHz單通道或雙通道脈沖數(shù)據(jù)發(fā)生器.400 MHz, 3.8 V, (50歐姆至50歐姆)(81131A)或660 MHz, 2.5 V, (50歐姆至50歐姆) (81132A)脈沖模式 / 突發(fā)模式/ 碼型模式可供選擇精密定時(shí)模型: 可分段內(nèi)存// 每條通道64 kb // 220 環(huán)路計(jì)數(shù) // 排序prbs功能EXOR通道附加SMA(插座) 3.5 mm : 差分
脈沖信號(hào)發(fā)生器 脈沖信號(hào)分析儀 脈沖信號(hào)測(cè)試儀
安捷倫Agilent81110A脈沖信號(hào)發(fā)生器Agilent 81100脈沖/數(shù)據(jù)發(fā)生器家族使用同樣的工作方式(前面板和程序),并與廣為使用的8110A兼容,以保護(hù)您當(dāng)前和未來的投資。81110A作為81104A和81101A的超集使隨未來需要的增長(zhǎng)非常容易。用于測(cè)試數(shù)字設(shè)計(jì)和部件的信號(hào)81100家族可產(chǎn)生測(cè)試當(dāng)前邏輯技術(shù)(CMOS,TTL,LVDS,ECL等)所需的所有標(biāo)準(zhǔn)脈沖,多電平波形,數(shù)字模式和數(shù)據(jù),并可達(dá)660MHz。除81130A外,所有型號(hào)都可通過無毛刺和陷落的定時(shí)參數(shù)改變而連續(xù)工作。
平穩(wěn)地集成到自動(dòng)測(cè)試系統(tǒng)
各種附件,以及81101A和81104A 100%向上的兼容使81110A只需通過儀器的物理改變就可隨未來的需求而成長(zhǎng)。
技術(shù)指標(biāo)
主機(jī) | 81101A | 81104A | 81110A | 81110A | 81130A | 81130A |
輸出通道 | 包括 | 81105A | 81111A | 81112A | 81131A | 81132A |
定時(shí)1 | ||||||
頻率范圍 | 1mHz-50MHz | 1mHz-80MHz | 1mHz-165MHz | 1mHz-330MHz | 1Hz-400MHz | 1Hz-660MHz |
50Ω源2 | 50MHz典型值 | 50MHz典型值 | 60MHz典型值 | N/A | N/A | N/A |
最大數(shù)頻率 | - | 160Mbit/s | 330Mbit/s | 660Mbit/s | 800Mbit/s7 | 1.32Mbit/s7 |
定時(shí) 分辯率 | 3.5字 最好情況為5ps | 3.5字 最好情況為5ps | 3.5字 最好情況為5ps | 3.5字 最好情況為5ps | 4字 最好情況為2ps | 4字 最好情況 為2ps |
帶PLL的精度(不帶時(shí)) | 0.01%(5%)3 | 0.01%(5%)3 | 0.01%(0.5%在自校準(zhǔn)后的典型值; 不自校準(zhǔn)為3%) | 0.01%(0.5%在 自校準(zhǔn)后的 典型值; 不自校準(zhǔn)為3%) | (±100ppm) | (±100ppm) |
帶PLL的抖動(dòng)RMS (不帶時(shí)) | 0.001%+15ps (0.01%+15ps)3 | 0.001%+15ps (0.01%+15ps)3 | 0.001%+15ps (0.01%+15ps)3 | 0.001%+15ps (0.01%+15ps)3 | 0.001%+10ps | 0.001%+10ps |
寬度范圍 | 10ns至 (周期-10ns) | 6.25ns至 (周期-6.25ns) | 3.03ns至 (周期-3.03ns) | 1.515ns至 (周期-1.515ns) | 1.25ns至 (周期-1.25ns) | 750ps至 (周期-750ps) |
精度 | ±5%±500ps | ±5%±250ps | 在自校準(zhǔn)后為 ±0.5%±250ps 未自校準(zhǔn)為 ±3%±250ps | 在自校準(zhǔn)后為 ±0.5%±250ps 未自校準(zhǔn)為 ±3%±250ps | >170kHz: ±0.01% ±200ps <170kHz: ±0.06% | >170kHz: ±0.01% ±200ps <170kHz: ±0.06% |
時(shí)滯 | N/A | N/A | N/A | N/A | ±25ns | ±25ns |
延遲 (外輸入至輸出) (外輸入至觸發(fā)輸出) | 28.5ns固定值 12ns固定值 | 27ns固定值 12ns固定值 | 26ns固定值 12ns固定值 | 22ns固定值 12ns固定值 | 47ns固定值 ±1周期 15ns±1周期 | 47ns固定值 ±1周期 15ns±1周期 |
附加變量 延遲范圍 精度4 | 0ns至 (周期-20ns) ±5%±1ns | 0ns至 (周期-12.5ns) ±5%±0.5ns | 0ns至 (周期-3.03ns) 在自校準(zhǔn)后為 ±0.5%±0.5ns 未自校準(zhǔn)為±3%±0.5ns | 0ns至 (周期3.03ns) 在自校準(zhǔn)后為 ±0.5%±0.5ns 未自校準(zhǔn)為 ±3%±0.5ns | 0ns至3.00us <170kHz:±0.01%±100ps >170kHz:±0.035%周期 | 0ns至3.00us <170kHz:±0.01%±100ps >170kHz:±0.035%周期 |
雙脈沖 延遲范圍 | (寬度+10ns)至 (周期-寬度-10ns) | (寬度+6.25ns)至 (周期-寬度-6.25ns) | (寬度+3.03ns)至 (周期-寬度-3.03ns) | (寬度+1.5ns)至 (周期-寬度-1.5ns) | N/A | N/A |
躍變時(shí)間 范圍(10/90) 在1kΩ源阻抗 | 5ns至200ms 可變 6ns典型值 | 3ns至200ms 可變 5ns典型值 | 2ns至200ms 可變 5ns典型值 | 0.8ns或1.6ns 可選 N/A | 0.8ns至1.6ns 可選 N/A | 2.2V為500ps典型值; ECL為250ps典型值 N/A |
電平/脈沖性能5 | ||||||
幅度 50Ω在50Ω上 1kΩ在50Ω上 | 100mVpp-10.0Vpp 200m Vpp-20.0Vpp | 100mVpp-10.0Vpp 200m Vpp-20.0Vpp | 100mVpp-10.0Vpp 200m Vpp-20.0Vpp | 100mVpp-3.8Vpp N/A | 100mVpp-3.8Vpp N/A | 100mVpp-2.4Vpp N/A |
電平窗 1kΩ在50Ω上 | -10.0V~+ 10.0V -20.0V~+ 20.0V | -10.0V~+ 10.0V -20.0V~+ 20.0V | -10.0V~+ 10.0V -20.0V~+ 20.0V | -2.0V~+ 3.8V N/A | -2.0V~+ 3.8V N/A | -2.0V~+ 3.0V N/A |
精度 50Ω在50Ω上 1K Ω在50Ω上 | ±(3%+75mV) ±(5%+ 150mV)6 | ±(3%+75mV) ±(5%+150mV)6 | ±(1%+50mV) ±(5%+ 100mV)6 | ±(2%+50mV) N/A | ±(2%+50mV) N/A | ±(5%+50mV) N/A |
輸出 連接器 | BNC單端 | BNC單端 | BNC單端 | BNC差分 | SMA(f)3.5mm 差分 | SMA(f)3.5mm 差分 |
源阻抗 精度 | 可選 50Ω或1kΩ ±1%,典型值 | 可選 50Ω或1kΩ ±1%,典型值 | 可選 50Ω或1kΩ ±1%,典型值 | 50Ω ±1%,典型值 | 50Ω ±1%,典型值 | 50Ω ±1%,典型值 |
最大 外電壓 | ±24V | ±24V | ±24V | -2.2V至+5.5V | -2.2V至+5.5V | -2.2V至+4V |
短路電流 | ±400mA最大 (通道增加時(shí)加倍) | ±400mA最大 (通道增加時(shí)加倍) | ±400mA最大 (通道增加時(shí)加倍) | -84mA 至+152mA | -84mA 至+152mA | -80mA 至+120mA |
動(dòng)態(tài)串?dāng)_ 基線噪聲 過沖/脈沖/振鈴 | <0.1%典型值 10mV RMS典型值 ±5%幅度 ±20mV | <0.1%典型值 10mV RMS典型值 ±5%幅度 ±20mV | <0.1%典型值 10mV RMS典型值 ±5%幅度 ±20mV | <0.1%典型值 4mV RMS典型值 ±5%幅度 ±50mV | <0.1%典型值 4mV RMS典型值 ±5%幅度 ±50mV | <0.1%典型值 2mV RMS典型值 ±5%幅度 ±50mV |
模式/數(shù)據(jù)能力 | N/A | 16Kbit/通道 和選通輸出 | 16Kbit/通道 和選通輸出 | 16Kbit/通道 和選通輸出 | 64Kbit/通道 | 64Kbit/通道 |
序列 | N/A | N/A | N/A | N/A | 達(dá)4段,1個(gè)循環(huán)(循環(huán)數(shù)從1至220次),1個(gè)跳變 | 達(dá)4段,1個(gè)循環(huán)(循環(huán)數(shù)從1至220次),1個(gè)跳變 |
格式 | N/A | RZ,NRZ,DNRZ | RZ,NRZ,DNRZ | RZ,NRZ,DNRZ | R1,RZ,NRZ, DNRZ | R1,RZ,NRZ, DNRZ |
脈沖列 | 單或雙脈沖 脈沖數(shù) 2-65536 | 單或雙脈沖 脈沖數(shù) 2-65536 | 單或雙脈沖 脈沖數(shù) 2-65536 | 單或雙脈沖 脈沖數(shù) 2-65536 | 單脈沖 脈沖數(shù) 2-65536 | 單脈沖 脈沖數(shù) 2-65536 |
觸發(fā)方式 | 連續(xù) 觸發(fā) (外,內(nèi),手動(dòng)) 門控 (外,內(nèi),手動(dòng)) 外寬度 | 連續(xù) 觸發(fā) (外,內(nèi),手動(dòng)) 門控 (外,內(nèi),手動(dòng)) 外寬度 | 連續(xù) 觸發(fā) (外,內(nèi),手動(dòng)) 門控 (外,內(nèi),手動(dòng)) 外寬度 | 連續(xù) 觸發(fā) (外,內(nèi),手動(dòng)) 門控 (外,內(nèi),手動(dòng)) 外寬度 | 連續(xù) 門控 (外,內(nèi),手動(dòng)) 起動(dòng) (外,手動(dòng)) | 連續(xù) 門控 (外,內(nèi),手動(dòng)) 起動(dòng) (外,手動(dòng)) |
輸入 | PLL基準(zhǔn)輸入, 時(shí)鐘輸入, 外輸入 | PLL基準(zhǔn)輸入, 時(shí)鐘輸入, 外輸入 | PLL基準(zhǔn)輸入, 時(shí)鐘輸入, 外輸入 | PLL基準(zhǔn)輸入, 時(shí)鐘輸入, 外輸入 | PLL基準(zhǔn)輸入, 時(shí)鐘輸入, 外輸入 | PLL基準(zhǔn)輸入, 時(shí)鐘輸入, 外輸入 |
負(fù)載補(bǔ)償 | 可送入實(shí)際 負(fù)載值以顯 示實(shí)際輸出 | 可送入實(shí)際 負(fù)載值以顯 示實(shí)際輸出 | 可送入實(shí)際 負(fù)載值以顯 示實(shí)際輸出 | N/A | N/A | N/A |
其它輸出 | 觸發(fā)輸出 選通輸出 | 觸發(fā)輸出, 選通輸出 (16Kbit用戶可定義模式) | 觸發(fā)輸出, 選通輸出(16Kbit用戶可定義模式) | 觸發(fā)輸出, 選通輸出 (16Kbit用戶可定義模式) | 觸發(fā)輸出 | 觸發(fā)輸出 |
極限 | 可編程的高和低電平,以保護(hù)被測(cè)設(shè)備 | 可編程的高和低電平,以保護(hù)被測(cè)設(shè)備 | 可編程的高和低電平,以保護(hù)被測(cè)設(shè)備 | 可編程的高和低電平,以保護(hù)被測(cè)設(shè)備 | 可編程的高和低電平,以保護(hù)被測(cè)設(shè)備 | 可編程的高和低電平,以保護(hù)被測(cè)設(shè)備 |
通道增添 | N/A | 模擬 | 模擬 | N/A | EXOR | EXOR |
1 以連續(xù)工作和50Ω源阻抗在最快躍變的50%幅度處測(cè)量 2 對(duì)81005A和8111A,源阻抗可選為50Ω或1kΩ 3 若使用可起振振蕩器(PLL未激活) 4 恒定幅度 5 電平指標(biāo)在5ns(81112A,81131A)或30ns(81111A,81132A)典型穩(wěn)定時(shí)間后有效 6 在±19V窗內(nèi)施加脈沖 7 僅適用于內(nèi)部通道添加 | ||||||
模擬通道增添 | 81104A,帶兩個(gè)輸出模塊 (81105A) | 81110A,帶兩個(gè)輸出模塊 (81111A) | ||||
幅度 50Ω在50Ω上 1kΩ在50Ω上 | 100mVpp至20.0Vpp 200mVpp至20.0Vpp | 100mVpp至20.0Vpp 200mVpp至20.0Vpp | ||||
源阻抗 | 可選50Ω或1kΩ | 可選50Ω或1kΩ | ||||
電平窗50Ω在50Ω上 1kΩ通道 | -20.0V至20.0V -20.0V至20.0V | -20.0V至20.0V -20.0V至20.0V | ||||
最大頻率50Ω通道 1kΩ通道 | 60MHz典型值 15MHz典型值 | 60MHz典型值 15MHz典型值 | ||||
最小躍變50Ω通道 1kΩ通道 | 2.5ns典型值(單通道), 5ns典型值(雙通道) 20ns典型值,在兩個(gè)通道上 | 2ns典型值(單通道), 5ns典型值(雙通道) 20ns典型值,在兩個(gè)通道上 |
脈沖信號(hào)發(fā)生器 矩形雙脈沖信號(hào)發(fā)生器
型號(hào):SN/DF1511A
北京SN/DF1511A脈沖信號(hào)發(fā)生器說明書下載特點(diǎn)頻率值由6位數(shù)字頻率計(jì)指示,并可外接測(cè)頻。脈沖的前、后沿可調(diào)北京SN/DF1511A脈沖信號(hào)發(fā)生器說明書下載脈沖延時(shí)時(shí)間可調(diào)。脈沖的正負(fù)極性可以任意選擇。脈沖可以倒相后輸出。脈沖基線直流電平可調(diào)。除主脈沖外,還具有前置輸出脈沖。除產(chǎn)生脈沖外,還能產(chǎn)生梯形波、三角波、鋸齒波。脈沖波失真小。北京SN/DF1511A脈沖信號(hào)發(fā)生器說明書下載有同步輸出脈沖。有單次觸發(fā)和外觸發(fā)功能。主要技術(shù)參數(shù)頻率范圍:100Hz~10MHz 6位數(shù)顯。脈沖固有延時(shí)時(shí)間:80nS左右。脈沖延時(shí)調(diào)節(jié)范圍:30nS~3000μS。脈沖寬度范圍:30nS~3000μS。脈沖邊沿范圍:10nS~1000μS。脈沖過沖:≤5%。脈沖輸出幅度:200mV~5V。基線直流偏移:-1V~ 1V連續(xù)可調(diào)。輸出阻抗:50Ω(終端匹配)。外測(cè)頻率范圍:50Hz~10MHz。